Mamy niewątpliwą przyjemność przedstawić jedną z redakcyjnych rynkowych nadziei 2016: opracowany i produkowany w Polsce tani zestaw startowy FPGA o nazwie MAXimator…
Sprzętowa ochrona IP w FPGA firmy Xilinx z wykorzystaniem SHA-256 [ALCATRAZ]
Prezentowany w artykule moduł Alcatraz stanowi projekt referencyjny zabezpieczający projekty implementowane w FPGA przed nieuprawnionym dostępem do projektu implementowanego w FPGA…
[PROJEKT] Gra Pong na FPGA z zestawu Digilent Basys 3
W artykule – na przykładzie projektu implementowanego w zestawie Basys 3 – pokażemy, że układy FPGA to nie „nuda” z przyszytą łatą dydaktyczności, ale dobra zabawa…
Terasic DE0-Nano – miniaturowy zestaw startowy z FPGA dla początkujących
Przedstawiamy zestaw startowy z FPGA dla początkujących: Terasic DE0-Nano. Wyposażono go w układ z rodziny Cyclone IV firmy Altera. Jego zasoby i możliwości umożliwiają implementację kompletnych systemów cyfrowych…
Digilent Design Contest – 12. edycja konkursu dla projektantów FPGA
Zapraszamy do udziału w europejskim konkursie dla projektantów FPGA Digilent Design Contest 2016…
[KURS FPGA 16] N-bitowy komparator
W ostatniej części kursu przedstawiamy sposób przygotowania parametryzowanego IP core’a w VHDL…
EK-10M08E144ES/P: tani zestaw startowy z układem FPGA z rodziny Altera MAX10
Przedstawialiśmy niedawno w naszym portalu układy FPGA firmy Altera z rodziny MAX10. Na rynku pojawił się tani zestaw startowy z układem pochodzącym z tej rodziny, oznaczony symbolem EK-10M08E144ES/P. Przedstawiamy go w artykule.
[KURS FPGA 15] Kalkulator z 2-cyfrowym wyświetlaczem LED
W tej części kursu przybliżymy sposób realizacji w VHDL prostego kalkulatora sumującego…
[REJESTRACJE ZAKOŃCZONE] Bezpłatne warsztaty FPGA – układy firmy Xilinx w praktyce
Dystrybutor zestawów z FPGA firmy Xilinx, produkowanych przez firmę Digilent Inc. – KAMAMI.pl – zaprasza wszystkich zainteresowanych nowoczesnymi układami FPGA na 1-dniowe warsztaty, które odbędą się: w Warszawie w dniu 17.11.2015 oraz w Krakowie w dniu 18.11.2015 […]
[KURS FPGA 14] Konwerter zmniejszający liczbę bitów – użycie pętli „for”
W kolejnym odcinku kursu pokażemy konstrukcje VHDL z użyciem pętli „for”…