Analog Devices ADG3300: szybki, 8-bitowy, dwukierunkowy konwerter poziomów logicznych
Tab. 1. Maksymalne prędkości transmisji w zależności od wartości napięć zasilających układ ADG3300
VCCA | VCCY | |||
1,65…1,95 V | 2,3…2,7 V | 3,0…3,6 V | 4,5….5,5 V | |
1,15…1,3 V | 25 Mb/s | 30 | 40 | 40 |
1,65…1,95 V | – | 45 | 50 | 50 |
2,3…2,7 V | – | – | 60 | 50 |
3,0…3,6 V | – | – | – | 50 |
4,5…5,5 V | – | – | – | – |
Uwaga! Napięcie VCCA zasilające układ ADG3300 powinno zawsze mieć wartość niższą niż napięcie VCCY. Producent zaleca by w momencie załączenia zasilania oba napięcia pojawiały się jednocześnie lub napięcie VCCY było włączone przed napięciem VCCA. |
W związku z konstrukcją konwertera ADG3300 współpracujące z nim układy muszą spełniać określone parametry. Dotyczy to szczególnie układów wyjściowych podających sygnały na wejścia ADG3300. Impedancja wyjściowa tych układów musi być mniejsza niż 150 Ω a wydajność prądowa co najmniej 36 mA. Z kolei wydajność prądowa wyprowadzeń ADG3300 pracujących jako wyjścia jest niewielka i wynosi 20 µA. Jeżeli ADG3300 ma sterować układami innymi niż CMOS należy użyć dodatkowych buforów. Na płytce drukowanej należy stosować kondensatory odsprzęgające 100 nF montowane jak najbliżej końcówek zasilania VCCA i VCCY. Schemat elektryczny testowanego układu pokazano na rysunku 3.
Rys. 3. Schemat elektryczny układu testowego z konwerterem ADG3300
Wejście EN układu ADG3300 jest używane do aktywowania/blokowania transceiverów. Stan wysoki na tym wejściu „otwiera” linie przesyłowe, podanie na EN stanu niskiego spowoduje ustawienie wszystkich wyprowadzeń grupy Y w stan wysokiej impedancji natomiast wyprowadzenia grupy A zostaną wewnętrznie zwarte do masy poprzez rezystory 6 kΩ. Podczas pracy nie używane wyprowadzenia wszystkich linii powinny być albo połączone z masą albo z napięciem zasilania VCCA lub VCCY. Diody LED pokazane na schemacie z rysunku 3 sygnalizują dołączenie napięć zasilających.
Ryszard Szymaniak, Aries RS