AVAGO ACPL-P343/W343: transoptory do sterowania tranzystorów IGBT oraz MOSFET
W zestawie standardowo są montowane transoptory ACPL-P343, ale płytka jest też przystosowana do pracy z transoptorami ACPL-P341/W341 i ACPL-P340/W340.
Na PSB zestawu uwzględniono punkty lutownicze dla tranzystorów IGBT wykonanych w obudowach TO-220 lub TO-247. Znajdują się na niej punkty lutownicze przeznaczone do dołączania silnika. Schemat ideowy płytki przedstawiono na rys. 3, natomiast jej widok z zaznaczonymi charakterystycznymi punktami na rys. 4.
Rys. 3a. Schemat ideowy płytki zestawu ACPL-P343/W343 Gate Drive: górna gałąź
Rys. 3b. Schemat ideowy płytki zestawu ACPL-P343/W343 Gate Drive: dolna gałąź
Rys. 4. Płytka drukowana zestawu ACPL-P343/W343 Gate Drive
Montowane fabrycznie rezystory R1 i R2 ustalają natężenie prądu przewodzenia diod świecących na 10 mA przy sterowaniu sygnałem prostokątnym o amplitudzie 5 V. Do poprawnej pracy układu wymagane jest co najmniej jedno izolowane napięcie zasilające +15 V. Jest ono doprowadzane do wyprowadzeń VCC_T i TP_E1_T. Punkt TP_E1_T jest połączony z emiterem tranzystora IGBT. Opcjonalnie może być też dołączone ujemne napięcie zasilające (-15 V). Zworka J4 powinna być w takim przypadku rozwarta, a napięcie należy doprowadzić do punktu TP_VEE_T.
Do górnej części półmostka może być też opcjonalnie dołączane dodatnie napięcie bootstrap. Wymaga to jednak wlutowania na płytce rezystora Rbs, diody Dbs i kondensatora Cbs. Odpowiednie pola lutownicze znajdują się na płytce, a zlokalizowanie ich nie jest trudne, gdyż są opisane. W tej konfiguracji napięcie zasilające +15 V jest dołączane do wyprowadzeń VCC_B (dolna strona) i VCC_T (górna strona).
Do prawidłowego sterowania bramką tranzystora IGBT konieczne jest dobranie odpowiedniej rezystancji rezystorów R3 (rozładowującego) i R4 (ładującego). Elementy te nie są wlutowane na płytce.
Podczas prób sterowania silnikami prowadzonych z użyciem płytki zestawu ewaluacyjnego użytkownik może obserwować napięcie wyjściowe i napięcie bramki. Odpowiednie punkty testowe to: TP_OUT_T i TP_E1_T.