Zestaw ewaluacyjny dla układów FPGA MachXO2

 

 

 

Firma Lattice Semiconductor wprowadziła do swojej oferty nowy zestaw ewaluacyjny dla układów FPGA z rodziny MachXO2. MachXO2 Control Development Kit wyposażony został w układ MachXO2-4000HC, sterownik/monitor źródeł zasilania Power Manager II ispPAC-POWR1014A, pamięć, JTAG, złącza interfejsów i gniazdo na kartę microSD. Zestaw pozwala na prototypowanie systemów sterowania oraz interfejsów video.

Układ MachXO2-4000HC wyposażony jest w 4320 tablic LUT i 222 kbitów wbudowanej pamięci. Zasoby pamięciowe zestawu obejmują też 128 Mbitów pamięci LPDDR i 4Mbity SPI Flash. Płytka wyposażona jest w port USB 2.0, za pomocą którego układ FPGA można programować i debugować przez JTAG z poziomu hosta PC. Złącze szpilkowe 16×2 daje dostęp do wyprowadzeń I/O układu MachXO2 oraz interfejsów SPI oraz I2C. Obróbkę video ułatwiają złącza DVI i MDR służące jako wejścia/wyjścia sygnałów 7:1 LVDS. Jeśli chodzi o interfejsy użytkownika, dostępne są: mikrofon elektretowy, wyjście audio oraz zestaw diod LED.

Zestaw ma załadowany fabrycznie układ sterowania typu SoC, pozwalający przetestować podstawowe funkcje sterowania i monitorowania zasilania, a do pobrania dostępne są też przykładowe realizacje 35 układów, m.in. interfejsu wyświetlania oraz bezpłatne rdzenie IP. MachXO2 Control Development Kit dostępny jest od zaraz w sugerowanej cenie 189 USD. Wraz z zestawem dostarczany jest zasilacz 5 V i przewód USB.

MachXO2 to rodzina układów PLD ze zoptymalizowanymi tablicami LUT i zaimplementowanymi na stałe popularnymi peryferiami: I2C, SPI, licznikami oraz pamięcią Flash użytkownika.

Szczegółowe informacje dotyczące zestawu MachXO2 Control Development Kit dostępne są na stronie www firmy  Lattice Semiconductor.

O autorze