Na skutek przejęć dwie rozpoznawalne marki o silnej pozycji na rynku elektroniki praktycznie przestały istnieć.
Terasic DE0-Nano – miniaturowy zestaw startowy z FPGA dla początkujących
Przedstawiamy zestaw startowy z FPGA dla początkujących: Terasic DE0-Nano. Wyposażono go w układ z rodziny Cyclone IV firmy Altera. Jego zasoby i możliwości umożliwiają implementację kompletnych systemów cyfrowych…
EK-10M08E144ES/P: tani zestaw startowy z układem FPGA z rodziny Altera MAX10
Przedstawialiśmy niedawno w naszym portalu układy FPGA firmy Altera z rodziny MAX10. Na rynku pojawił się tani zestaw startowy z układem pochodzącym z tej rodziny, oznaczony symbolem EK-10M08E144ES/P. Przedstawiamy go w artykule.
Altera MAX10 – przyjazne FPGA z bezpłatnym środowiskiem projektowym
Układy FPGA z rodziny MAX10 są tanimi platformami sprzętowymi o cechach układów SoC (System-on-Chip), w których – dzięki dużym i przemyślanym zasobom logicznym – można zintegrować nie tylko własną „logikę” ale także kompletny 32-bitowy mikrokontroler…
[TERASIC DE0-Nano-SoC] Dwurdzeniowy SoC w krainie Arduino
Za mniej niż 550 PLN dostępna jest platforma sprzętowa z dwurdzeniowym układem System-on-Chip (2xCortex-A9 @925 MHz), która jest kompletną platformą sprzętową
Altera w rękach firmy Intel
Firmy Intel Corporation i Altera Corporation poinformowały o zawarciu porozumienia, na mocy którego Intel kupi Alterę. Łączny koszt transakcji wyniesie 16.7 mld USD.
Lark Board – zestaw rozwojowy z układem Cyclone V (FPGA+ARM) firmy Altera
Firma element14 ogłosiła udostępnienie płytki rozwojowej Lark Board opartej na rozwiązaniu typu SoC Cyclone firmy Altera.
MAX10 – nowa rodzina układów FPGA firmy Altera
Dzięki licznym zintegrowanym zasobom układy FPGA MAX 10 pozwalają zmniejszyć całkowity koszt systemu, zapewnić jego wysoką niezawodność oraz zaoszczędzić do 50% powierzchni płytki w stosunku do konkurencyjnych rozwiązań.
Strona www firmy Altera dla osób rozpoczynających przygodę z układami FPGA
Firma Altera wychodzi naprzeciw potrzebom inżynierów chcących rozpocząć swoją przygodę z układami programowalnymi typu FPGA, udostępniając nieodpłatnie zestaw materiałów edukacyjnych.
Przeznaczony dla układów FPGA i SoC firmy Altera pakiet rozwiązań ułatwiających projektowanie systemów z interfejsem JESD204B
Przygotowane przez firmę Altera dla układów FPGA i SoC z rodzin Stratix, Arria i Cyclone rozwiązania dla interfejsu JESD204B obejmują rdzenie IP, projekty referencyjne, płytki projektowe oraz dokumentację.