MAX V: nowe CPLD w ofercie Altery

Producenci układów PLD nie zasypują gruszek w popiele: w pierwszych dniach grudnia Altera ogłosiła wprowadzenie na rynek nowej rodziny układów CPLD z rodziny MAX V, które uzupełnią portfolio nowoczesnych układów tego typu, reprezentowanych dotychczas przez rodzinę MAX II. W skład rodziny MAX V wchodzą układy o szerokim spektrum zasobów logicznych (liczba „makrokomórek” od 32 w układzie 5M40 do 1700 w układzie 5M2210), konfigurowalnej pamięci EEPROM o pojemności 8 kb, a także wewnętrznym generatorze taktującym z cyfrową pętlą PLL. Generator sygnału zegarowego charakteryzuje się niewielką dokładnością częstotliwości generowanego przebiegu (która mieści się w przedziale 3,9 do 5,3 MHz), ale jest wystarczająca do wielu aplikacji wymagających sygnału synchronizującego. Najmniejszy z układów udostępnia konstruktorom 54 linie I/O, ich maksymalna liczba wynosi 271, w tym 4 globalne linie zegarowo-zerujące.

STM32L: nowe mikrokontrolery w rodzinie STM32

12 kwietnia 2010 firma STMicroelectronics opublikowała pierwszą wersję noty katalogowej nowych podrodzin mikrokontrolerów STM32: STM32L151/152, przeznaczonych do aplikacji wymagających minimalizacji poboru energii z zasilacza. Rdzenie nowych mikrokontrolerów, identyczne funkcjonalnie z zastosowanymi w klasycznej rodzinie STM32, są przystosowane do taktowania sygnałami zegarowymi o częstotliwości do 32 MHz, pobierają przy tym prąd o wartości do 230 µA/MHz…

Jednoukładowy „kombajn” z RTC

W modeliku opisanym w artykule zastosowano mało znany w naszym kraju zegar czasu rzeczywistego zintegrowany z pamięcią EEPROM o pojemności 8 kb oraz kwarcem wbudowanym w obudowę układu scalonego. Umożliwiło to zbudowanie kompletnego RTC składającego się z jednego układu scalonego, dwóch rezystorów i trzech kondensatorów…